



## **Esercitazione 07**

*Laboratorio di Fisica III* 16,17,18 Novembre 2021

#### L'esercitazione ha quattro obiettivi:

- 1. realizzare mediante un transistor una **porta logica** elementare, la NOR, mediante la quale può essere costruito qualunque circuito digitale;
- 2. come esempio di circuito combinatorio, realizzare una porta XOR a partire da porte NAND (ed eventualmente una NOT);
- 3. implementare un *flip-flop RS*, dispositivo che realizza un fondamentale elemento di **memoria**;
- 4. realizzare un divisore di frequenza asincrono per 2 e per 4 mediante flip-flop di tipo D;
- 5. (FACOLTATIVO) misurare il **tempo di propagazione** di un segnale attraverso porte logiche.

#### Attenzione!

- Includere nella relazione relativa alla presente esercitazione una documentazione fotografica essenziale dei vari circuiti realizzati su breadboard.
- Una valutazione positiva della relazione costituirà un punto di merito ai fini della valutazione finale. A tal fine, la relazione va consegnata entro 12 giorni dalla data di esecuzione.

#### Componenti necessarie [\*]

- 1 transistor 2N2222;
- 1 integrato 74xx00;
- 1 integrato 74xx04;
- 2 integrati 74xx74 (2 × D-type flip-flop);
- 6 LED: 1 giallo, 1 verde, 4 rossi;
- [\*] la lista non tiene conto di resistenze, capacità, breadboard, ecc.

I dispositivi devono essere alimentati fornendo ai rispettivi pin di alimentazione esclusivamente +5 V, oltre naturalmente ad un'opportuna connessione a massa dei pin corrispondenti. In laboratorio la corrente va limitata a 40 mA.

#### 1 Porta NOR mediante transistor

Il circuito in Fig. 1 implementa una porta logica mediante un transistor. I due input (A, B) e l'output (C) possono assumere due possibili stati, corrispondenti ad uno 0 logico (ground) e ad un 1 logico (+5 V), rispettivamente. I due stati sono visivamente rappresentati dai LED: un LED spento rappresenta uno zero logico, mentre un LED acceso rappresenta un 1 logico.



Fig. 1: Porta logica realizzata mediante un transistor.

Si realizzi il circuito di Fig. 1 mediante

- un transistor 2N2222 e
- tre LED per visualizzare lo stato degli input (LED giallo e LED verde) e dell'output (LED rosso), opportunamente protetti con delle resistenze da  $470 \Omega$ .
- 1. Si verifichi che l'operazione booleana che lega l'output C agli input A, B è la NOR.

#### 2 Sviluppo di una porta XOR

L'integrato 74xx00 contiene quattro porte logiche NAND (NOT AND), come raffigurato in Fig. 5 (a). Utilizzando

- un integrato 74xx00,
- (se lo si considera necessario) un transistor per implementare una porta NOT e
- tre LED per visualizzare lo stato degli input (LED giallo e LED verde) e dell'output (LED rosso), opportunamente protetti con delle resistenze da  $470 \Omega$ ,
- 2. si costruisca una porta XOR e se ne si verifichi il comportamento.

#### 3 Circuito flip-flop RS

Il circuito in Fig. 2 implementa un cosiddetto *flip-flop RS*. Quando i due input  $(\overline{R} \in \overline{S})$  sono tenuti ad 1 logico (+5 V), il circuito mantiene sui due output  $(Q \in \overline{Q}, \text{ cioè l'opposto di } Q)$  lo stato logico attuale. Un *flip-flop* è pertanto un **elemento di memoria**, in grado di mantenere il proprio stato indefinitamente nel tempo, a patto che sia alimentato. Lo <u>stato può essere invertito</u> (*flip*) collegando uno dei due input a ground (non contemporaneamente).

NB: le due resistenze da  $1\,\mathrm{k}\Omega$  mantengono le entrate "alte" – e quindi non "flottanti" – quando non vi è connessione, ad esempio a massa. Si tratta di una configurazione *pull-up*. Si realizzi il circuito di Fig. 2 mediante



Fig. 2: Flip-flop RS.

- un integrato 74xx00 e
- due LED di diverso colore per visualizzare lo stato degli output, opportunamente protetti con delle resistenze da 470  $\Omega$ .
- 3. Si studi il funzionamento del circuito, determinandone la tabella di verità.

#### 4 Divisore di frequenza e contatore

Il circuito in Fig. 3 implementa un divisore di frequenza per 2, utilizzando un flip-flop di tipo D. L'integrato



Fig. 3: Divisore di frequenza per 2.

74xx74 ne contiene due, come raffigurato in Fig. 5 (b).

Si realizzi il circuito di Fig. 3 mediante

- un integrato 74xx74 e
- fornendo come segnale di clock un'onda quadra TTL di frequenza  $f_{\rm CLK}=1\,{\rm kHz}$ .
- 4. Si verifichi l'effettiva divisione di frequenza per 2.

Utilizzando,

- ove necessario, un secondo integrato 74xx74 e
- il medesimo segnale di clock sul primo flip-flop,

si realizzi un divisore di frequenza per 4, 8 e 16.

5. In tutti i casi si verifichi l'effettiva divisione di frequenza per il fattore nominale.

Successivamente

- si connettano le uscite Q del divisore di frequenza per 16 a 4 led rossi, **opportunamente protetti con delle resistenze da** 470  $\Omega$ , e
- si riduca la frequenza di clock ad 1 Hz).

Si verifichi quindi

- 6. l'effettiva realizzazione di un contatore e
- 7. se ne inverta la direzione di conteggio sostituendo le uscite Q con le rispettive  $\overline{Q}$ .

# 5 FACOLTATIVO: Misura del tempo di propagazione di un segnale attraverso porte logiche

Nell'ultima parte dell'esercitazione è richiesta la misura del ritardo acquisito da un segnale che attraversa una porta logica.



Fig. 4: (a) L'integrato 74xx04 contiene 6 porte NOT. (b) Circuito per la misura del ritardo nella propagazione di un segnale attraverso porte logiche.

Si realizzi il circuito di Fig. 4 mediante

- due integrati 74xx04 opportunamente alimentati,
- collegando in serie *N* porte logiche NOT e
- fornendo all'ingresso della prima porta un'onda quadra  $V_{\rm in}$  di estremi 0 e 5 V.
- 8. Si misuri, in funzione del numero  $N=1\dots 12$  di porte logiche attraversate, il ritardo acquisito dal segnale  $V_{\rm out}$  rispetto al segnale  $V_{\rm in}$ .
- 9. Si determini, mediante un fit lineare, il ritardo medio per porta.

Attenzione! La banda dell'oscilloscopio è limitata a 70 MHz...

Collegando un numero N dispari di porte NOT in serie, e collegando l'output dell'ultima all'input della prima, è possibile realizzare un oscillatore. Utilizzando pertanto gli integrati 74xx04 opportunamente alimentati,

- 10. si realizzi un oscillatore con  $N=5,\ 7,\ 9,\ 11$  e si verifichi il suo funzionamento, misurandone la frequenza di oscillazione in ciascun caso.
- 11. Si dia una spiegazione di quanto osservato sulla base dei risultati ai punti 8 e 9.

### Piedinature degli integrati 74xx00 (4 × NAND) e 74xx74 (4 × D-type flip-flop)





Fig. 5: (a) Piedinatura degli integrati 74xx00. (b) Piedinatura degli integrati 74xx74: i segnali di *reset* (*R*), *set* (*S*) sono *active-low*. Durante tutta l'esercitazione essi vanno dunque collegati a +5 V.

XOR





